高稀度低噪声滤波电路设计

来源:未知作者:编辑:admin2018-11-05 12:59

  TI 高稀度设计是由TI 仿造产品专家创立的仿造处理方案。阅历证的设计供即兴实剖析、器件选型、完整顿的印制电路板(PCB)、却运用电路经测试度过的干用。还讨论了满意却顶替设计目的的电路修改。此雕刻个电路被设计为将低频噪声(0.1Hz 到10Hz)收压缩制紧缩到却由示波器轻松测的电平幅度。它采取壹个0.1Hz二阶的高畅通滤波器和壹个10Hz四阶的低畅通滤波器到来完成此雕刻个干用。0.1Hz到10Hz 噪声测是收压缩制紧缩器数据顺手册中微少见的关键参数。此雕刻个设计用于信募化0.1Hz 到10Hz 噪声测,日用于不一查封装典型的运算收压缩制紧缩器。

  高稀度低噪声滤波电路设计

  设计尽结此设计要寻求如次:电源电压:+/-15V 直流动,或+/-2.5V 直流动?输入:噪声(nV) ,由收压缩制紧缩器决定正确的幅度输入:噪声(mV) ,父亲到能在示波器上读出产到来?尽增更加:100dB,100,000V/V,滤波器增更加:40dB,100V/VTable 1中尽结了设计目的和干用。图示了此设计电路测试到滤波器的照顾。

  工干规律:此雕刻个电路的目的是将低频噪声收压缩制紧缩到却被典型示波器测到的电平幅度此雕刻个测值是收压缩制紧缩器数据顺手册中的微少见关键参数。此雕刻些测中采取的规范带广大为怀为0.1Hz 到10Hz。很多高稀度收压缩制紧缩器父亲条约拥有参考于输入噪声为100nVpp数级的尽噪声。此雕刻个电路的增更加将设计为使得输入到示波器输入端的记号在10mVpp 或更父亲的值。请剩意,当直接用BNC接头衔接时,很多示波器分辨比值却到臻1mV/格的露示稀度。此测试器件(DUT) 处于高增更加工干样儿子,此雕刻它是首要的噪声源,而级联滤波器电路内的噪声不是很清楚。此雕刻个级联滤波器的目的是为了具拥有低噪声、正确的滤波器截止频比值和正确的增更加。低频噪声规格尽是以DUT等效的输入噪声为参考。示波器测得的噪声为10mVpp。经度过用输入噪声摒除以尽增更加计算违反掉落RTI噪声。在此雕刻个示例中,尽增更加为100,000 (10 x 1,000),因此用输入噪声摒除以尽增更加违反掉落RTI噪声(Vn-RTI=10mV / 100,000=100nVpp)。

  中露示此雕刻个设计电路更完整顿的规律图。第壹级是在测试器件(DUT)。在此雕刻个器件上配拥有扦槽以完成不一查封装器件的轻松测试。遂从DUT 的叁个级联电路结合壹个0.1Hz(二阶)到10Hz(四阶)带畅通滤波器。目的是将OPA827 上的低频电压噪声收压缩制紧缩到却由示波器轻善读出产的电平幅度。0.1Hz 到10Hz 的带广大为怀选择是壹个业界规范。